Invia messaggio
Casa > prodotti > Chip di IC di memoria flash > Circuito Integrato Chip FM24CL64B-GTR Automotive Temp 64Kb Memoria F-RAM Seriale 3V

Circuito Integrato Chip FM24CL64B-GTR Automotive Temp 64Kb Memoria F-RAM Seriale 3V

fabbricante:
Infineon
Descrizione:
² C 1 megahertz 550 NS 8-SOIC di IC 64Kbit I di memoria di FRAM (RAM ferroelettrico)
Categoria:
Chip di IC di memoria flash
Prezzo:
Negotiate
Metodo di pagamento:
T/T, Western Union, Paypal
Specifiche
Gamma di temperature di lavoro:
40° C + a °C 125
Serie:
FM24CL64B-G
Pacchetto:
SOIC-8
POTERE DI VDD:
- 1 V + a 4,5 V
Punto culminante:

integrated circuit ic

,

integrated circuit components

Introduzione

 

 

FM24CL64B-GTR Temp. automobilistico.Memoria F-RAM seriale 3V da 64 Kb

 

 

 

Caratteristiche

 

RAM non volatile ferroelettrica a 64K bit

Organizzato come 8192 x 8 bit

Alta resistenza 10 trilioni (1013) di lettura/scrittura

NoDelay™ scrive

Processo ferroelettrico avanzato ad alta affidabilità

 

 

Interfaccia seriale veloce a due fili

 

Frequenza bus massima fino a 1 MHz

Sostituzione hardware diretta per EEPROM

Supporta la temporizzazione legacy per 100 kHz e 400 kHz

 

 

Basso consumo energetico

 

Funzionamento a bassa tensione 3,0-3,6 V

Corrente di standby 6 μA (+85°C)

 

 

Configurazione standard del settore

 

Temperatura automobilistica da -40°C a +125°C

Qualificato secondo la specifica AEC Q100

Pacchetto SOIC "verde"/RoHS a 8 pin

 

 

Descrizione

 

FM24CL64B è una memoria non volatile da 64 Kbit che utilizza un processo ferroelettrico avanzato.Una memoria ad accesso casuale ferroelettrica o F-RAM non è volatile ed esegue letture e scritture come una RAM.Fornisce un'affidabile conservazione dei dati per anni eliminando le complessità, il sovraccarico ei problemi di affidabilità a livello di sistema causati da EEPROM e altre memorie non volatili.L'FM24CL64B esegue le operazioni di scrittura alla velocità del bus.Non si verificano ritardi di scrittura.Il successivo ciclo di bus può iniziare immediatamente senza la necessità di polling dei dati.Inoltre, il prodotto offre ordini di resistenza in scrittura di grandezza superiore a EEPROM.Inoltre, la F-RAM mostra una potenza molto inferiore durante le scritture rispetto alla EEPROM poiché le operazioni di scrittura non richiedono una tensione di alimentazione internamente elevata per i circuiti di scrittura.Queste funzionalità rendono FM24CL64B ideale per applicazioni di memoria non volatile che richiedono scritture frequenti o rapide.Gli esempi vanno dalla raccolta di dati in cui il numero di cicli di scrittura può essere critico, a controlli industriali impegnativi in ​​cui il lungo tempo di scrittura di EEPROM può causare la perdita di dati.La combinazione di funzioni consente una scrittura di dati più frequente con un minore sovraccarico per il sistema.FM24CL64B offre vantaggi sostanziali agli utenti di EEPROM seriale, tuttavia questi vantaggi sono disponibili in una sostituzione immediata dell'hardware.Il dispositivo è disponibile in un contenitore SOIC a 8 pin standard del settore utilizzando un noto protocollo a due fili (I2C).Il dispositivo è garantito nell'intervallo di temperatura automobilistico da -40°C a +125°C.

 

 

 

Configurazione pin

 

 

 

 

 

 

 

 

 

 

 

 

 

Pin Descrizione

 

 

Nome pin Tipo Pin Descrizione
LA0-LA2 Ingresso Device Select Address 0-2: questi pin vengono utilizzati per selezionare uno tra un massimo di 8 dispositivi dello stesso tipo sullo stesso bus a due fili.Per selezionare il dispositivo, il valore dell'indirizzo sui due pin deve corrispondere ai bit corrispondenti contenuti nell'indirizzo dello slave.I pin dell'indirizzo sono abbassati internamente
SDA I/O Dati seriali/indirizzo: questo è un pin bidirezionale per l'interfaccia a due fili.È open-drain ed è concepito per essere cablato in OR con altri dispositivi sul bus a due fili.Il buffer di ingresso incorpora un trigger di Schmitt per l'immunità al rumore e il driver di uscita include il controllo della pendenza per i fronti di discesa.È necessaria una resistenza di pull-up esterna.
SCL Ingresso Orologio seriale: il pin dell'orologio seriale per l'interfaccia a due fili.I dati vengono sincronizzati fuori dalla parte sul fronte di discesa e nel dispositivo sul fronte di salita.L'ingresso SCL incorpora anche un ingresso trigger Schmitt per l'immunità al rumore.
WP Ingresso Protezione da scrittura: se collegato a VDD, gli indirizzi nell'intera mappa di memoria saranno protetti da scrittura.Quando WP è connesso a terra, tutti gli indirizzi possono essere scritti.Questo perno è abbassato internamente.
VDD Fornitura Tensione di alimentazione
VSS Fornitura Terra

 

 

Panoramica

 

FM24CL64B è una memoria F-RAM seriale.L'array di memoria è organizzato logicamente come un array di memoria da 8.192 x 8 bit e vi si accede utilizzando un'interfaccia a due fili standard del settore.Il funzionamento funzionale della F-RAM è simile a quello delle EEPROM seriali.La principale differenza tra FM24CL64B e una EEPROM seriale con la stessa piedinatura riguarda le sue prestazioni di scrittura superiori.

 

 

Architettura della memoria

 

Quando si accede all'FM24CL64B, l'utente indirizza 8192 locazioni ciascuna con 8 bit di dati.Questi bit di dati vengono spostati in serie.Si accede agli indirizzi 8192 utilizzando il protocollo a due fili, che include un indirizzo slave (per distinguere altri dispositivi non di memoria) e un indirizzo a 2 byte.Solo i 13 bit inferiori vengono utilizzati dal decoder per accedere alla memoria.I tre bit di indirizzo superiori devono essere impostati su 0 per la compatibilità con dispositivi a densità più elevata in futuro.Il tempo di accesso per il funzionamento della memoria è sostanzialmente zero oltre il tempo necessario per il protocollo seriale.Cioè, la memoria viene letta o scritta alla velocità del bus a due fili.A differenza di una EEPROM, non è necessario interrogare il dispositivo per una condizione pronta poiché le scritture avvengono alla velocità del bus.Cioè, nel momento in cui una nuova transazione bus può essere spostata nella parte, un'operazione di scrittura sarà completa.Questo è spiegato più dettagliatamente nella sezione dell'interfaccia di seguito.Gli utenti si aspettano diversi evidenti vantaggi di sistema dall'FM24CL64B grazie al suo ciclo di scrittura veloce e all'elevata resistenza rispetto alla EEPROM.Tuttavia ci sono anche benefici meno evidenti.Ad esempio, in un ambiente ad alto rumore, l'operazione di scrittura rapida è meno suscettibile al danneggiamento rispetto a una EEPROM poiché viene completata rapidamente.Al contrario, una EEPROM che richiede millisecondi per essere scritta è vulnerabile al rumore durante gran parte del ciclo.Si noti che è responsabilità dell'utente assicurarsi che il VDD rientri nelle tolleranze del foglio dati per evitare operazioni errate.

 

 

 

 

Interfaccia a due fili

FM24CL64B utilizza un protocollo bus bidirezionale a due fili utilizzando pochi pin o spazio sulla scheda.La Figura 2 illustra una tipica configurazione di sistema che utilizza FM24CL64B in un sistema basato su microcontrollore.Il bus a due fili standard del settore è familiare a molti utenti, ma è descritto in questa sezione.Per convenzione, qualsiasi dispositivo che invia dati sul bus è il trasmettitore mentre il dispositivo di destinazione per questi dati è il ricevitore.Il dispositivo che controlla il bus è il master.Il master è responsabile della generazione del segnale di clock per tutte le operazioni.Qualsiasi dispositivo sul bus che viene controllato è uno slave.L'FM24CL64B è sempre un dispositivo slave.Il protocollo del bus è controllato dagli stati di transizione nei segnali SDA e SCL.Esistono quattro condizioni, tra cui avvio, arresto, bit di dati o riconoscimento.La Figura 3 illustra le condizioni del segnale che specificano i quattro stati.I diagrammi di temporizzazione dettagliati sono mostrati nella sezione delle specifiche elettriche.

 

 

 

 

 

 

 

Invii il RFQ
Di riserva:
MOQ:
10pcs