EPM3064ATC44-10N power ic chip ic componenti Chip IC programmabili Famiglia di dispositivi logici programmabili
ic programmer circuit
,programmable audio chip
Famiglia di dispositivi logici programmabili MAX 3000A
Caratteristiche
■ Dispositivi logici programmabili (PLD) basati su EEPROM CMOS ad alte prestazioni ea basso costo costruiti su un'architettura MAX®
■ Programmabilità in-system (ISP) a 3,3 V tramite il protocollo IEEE Std.Interfaccia JTAG (Joint Test Action Group) 1149.1 con funzionalità avanzate di blocco dei pin - circuiti ISP conformi a IEEE Std.1532
■ Circuiti BST (boundary-scan test) integrati conformi a IEEE Std.1149.1-1990
■ Funzionalità ISP migliorate: – Algoritmo ISP migliorato per una programmazione più rapida – Bit ISP_Done per garantire una programmazione completa – Resistenza di pull-up sui pin I/O durante la programmazione interna al sistema
■ PLD ad alta densità che vanno da 600 a 10.000 porte utilizzabili
■ Ritardi logici pin-to-pin di 4,5 ns con frequenze di conteggio fino a 227,3 MHz
■ Interfaccia I/O MultiVoltTM che consente al core del dispositivo di funzionare a 3,3 V, mentre i pin I/O sono compatibili con i livelli logici 5,0–V, 3,3–V e 2,5–V
■ Numero di pin compreso tra 44 e 256 in una vasta gamma di thin quad flat pack (TQFP), plastic quad flat pack (PQFP), plastic J-lead chip carrier (PLCC) e FineLine BGATM package
■ Supporto hot-socket
■ Struttura di instradamento continuo PIA (Programmable Interconnect Array) per prestazioni rapide e prevedibili
■ Intervallo di temperatura industriale
■ PCI compatibile
■ Architettura bus-friendly con controllo della velocità di risposta programmabile
■ Opzione di uscita a scarico aperto
■ Infradito a macrocelle programmabili con controlli individuali di cancellazione, preimpostazione, clock e abilitazione clock
■ Modalità di risparmio energetico programmabile per una riduzione di potenza superiore al 50% in ogni macrocella
■ Distribuzione configurabile prodotto-termine dell'espansore, che consente fino a 32 termini prodotto per macrocella
■ Bit di sicurezza programmabile per la protezione di progetti proprietari
■ Funzionalità avanzate dell'architettura, tra cui: – Segnali di abilitazione dell'uscita guidati dalla logica o a 6 o 10 pin – Due segnali di clock globali con inversione opzionale – Risorse di interconnessione migliorate per una migliore instradabilità – Controllo programmabile della velocità di risposta dell'uscita
■ Supporto per la progettazione del software e posizionamento e instradamento automatici forniti dai sistemi di sviluppo di Altera per PC basati su Windows e Sun SPARCstation e workstation HP 9000 Series 700/800
■ Ulteriori elementi di progettazione e supporto per la simulazione forniti da file netlist EDIF 2 0 0 e 3 0 0, libreria di moduli parametrizzati (LPM), Verilog HDL, VHDL e altre interfacce per strumenti EDA popolari di produttori di terze parti come Cadence, Exemplar Logica, Mentor Graphics, OrCAD, Synopsys, Synplicity e VeriBest
■ Supporto della programmazione con l'unità di programmazione master (MPU) Altera, il cavo di comunicazione MasterBlasterTM, il cavo di download della porta parallela ByteBlasterMVTM, il cavo di download seriale BitBlasterTM nonché l'hardware di programmazione di produttori terzi e qualsiasi tester in-circuit che supporti JamTM Standard Test and Programming File di lingua (STAPL) (.jam), file di codice byte Jam STAPL (.jbc) o file di formato vettoriale seriale (.svf)
descrizione funzionale
L'architettura MAX 3000A include i seguenti elementi:
■ Logic array block (LAB)
■ Macrocelle
■ Termini del prodotto Expander (condivisibili e paralleli)
■ Array di interconnessione programmabile (PIA)
■ Blocchi di controllo I/O
L'architettura MAX 3000A include quattro ingressi dedicati che possono essere utilizzati come ingressi generici o come segnali di controllo globale ad alta velocità (segnali di clock, clear e due output enable) per ogni macrocella e pin I/O.La Figura 1 mostra l'architettura dei dispositivi MAX 3000A.
Figura 1. Diagramma a blocchi del dispositivo MAX 3000A
Nota: (1) I dispositivi EPM3032A, EPM3064A, EPM3128A e EPM3256A hanno sei uscite abilitate.I dispositivi EPM3512A hanno 10 uscite abilitate.
MAX 3000A Classificazioni massime assolute del dispositivo
Simbolo | Parametro | Condizioni | min | Massimo | Unità |
vCC | Tensione di alimentazione | Rispetto al suolo(1) | –0,5 | 4.6 | v |
vIO | Tensione di ingresso CC | -2.0 | 5.75 | v | |
IOFUORI | Corrente di uscita CC, per pin | –25 | 25 | mA | |
TSTG | Temperatura di conservazione | Nessun pregiudizio | –65 | 150 | °C |
TUN | Temperatura ambiente | Sotto pregiudizio | –65 | 135 | °C |
TJ | Temperatura di giunzione | Pacchetti PQFP e TQFP, sotto bias | 135 | °C |
Nota:
(1) La tensione di ingresso CC minima è –0,5 V. Durante le transizioni, gli ingressi possono scendere fino a –2,0 V o superare fino a 5,75 V per correnti di ingresso inferiori a 100 mA e periodi inferiori a 20 ns.
Offerta di azioni (vendita a caldo)
Parte n. | Qtà | MFG | CC | Pacchetto |
MBC13900NT1 | 13775 | FREESCAL | 16+ | SOT |
ATTINY13A-PU | 3300 | ATMEL | 14+ | DIP-8 |
LM317AEMP | 10000 | NSC | 14+ | SOT-223 |
MC9S08SH4CTG | 4690 | SCALA LIBERA | 10+ | TSSOP |
MC9S08GT8AMFBBE | 4588 | SCALA LIBERA | 15+ | QFP |
LM2595S-3.3 | 6580 | NSC | 14+ | TO-263 |
MMBTA06LT1G | 20000 | SU | 16+ | SOT-23 |
PALCE16V8H-15JC/4 | 10740 | AMD | 14+ | PLCC |
LP621024DM-70LLF | 1362 | AMICO | 15+ | SOP-32 |
MAX1232CSA | 10000 | MASSIMA | 16+ | SOP |
CY62148ELL-45ZSXI | 2212 | CIPRESSO | 11+ | TSOP32 |
PL2303RA | 1000 | PROLIFICO | 15+ | SSOP-28 |
PXAG49KBBD | 2000 | PHI | 04+ | QFP-44 |
MC9S08QD2CSC | 4636 | SCALA LIBERA | 13+ | SOIC |
XC95144XL-10TQG100C | 119 | Xilinx | 15+ | TQFP100 |
PIC18F1220-I/SO | 4688 | MICROCHIP | 10+ | SOP |
NZL6V8AXV3T1G | 40000 | SU | 16+ | SOT-523 |
NC7SZ38P5X | 40000 | BAMBINO GIUSTO | 16+ | SOT-353 |
MMBT6427LT1G | 20000 | SU | 16+ | SOT-23 |
LNK626DG | 4878 | ENERGIA | 13+ | SOP-7 |
NCP1402SN50T1G | 11200 | SU | 11+ | SOT23-5 |