Doppio flip-flop JK con reset, trigger sul fronte negativo 74HC107N,652
electronics ic chip
,integrated circuit components
CARATTERISTICHE
• Capacità di uscita: standard
• IOCCcategoria: infradito
DESCRIZIONE GENERALE
I 74HC/HCT107 sono dispositivi CMOS Si-gate ad alta velocità
e sono pin compatibili con Schottky TTL a bassa potenza
(LSTTL).Sono specificati in conformità con JEDEC
norma n.7A.
I 74HC/HCT107 sono attivati da un doppio fronte negativo
Infradito tipo JK con J, K individuali, orologio (nCP) e
reset (nR) ingressi;anche uscite Q e Q complementari.
Gli ingressi J e K devono essere stabili un tempo di configurazione prima di
la transizione di clock HIGH-to-LOW per prevedibile
operazione.
Il reset (nR) è un ingresso BASSO attivo asincrono.
Quando è BASSO, esclude il clock e gli ingressi dati, forzando
l'uscita Q BASSA e l'uscita Q ALTA.
L'azione di trigger di Schmitt nell'ingresso del clock crea il circuito
altamente tollerante ai tempi di salita e discesa dell'orologio più lenti.
DATI DI RIFERIMENTO RAPIDO
GND = 0V;Tamb= 25 °C;TR= tF= 6 n
SIMBOLO | PARAMETRO | CONDIZIONI | TIPICO | UNITÀ | |
H.C | HCT | ||||
TPHL/ TPLH |
ritardo di propagazione nCP a nQ nCP a nQ nR a nQ, nQ |
Cl= 15pF; vCC= 5 V |
16 16 16 |
16 18 17 |
n.s n.s n.s |
Fmax | massima frequenza di clock | 78 | 73 | Mhz | |
CIO | capacità di ingresso | 3.5 | 3.5 | pF | |
CPD | capacità di dissipazione di potenza per flip-flop | note 1 e 2 | 30 | 30 | pF |
Appunti
1.CPDviene utilizzato per determinare la dissipazione di potenza dinamica (PDin µW):
PD= cPD× VCC2× fi + ∑ (Cl× VCC2× fo) Dove:
Fio= frequenza di ingresso in MHz
Fo= frequenza di uscita in MHz
∑ (cl× VCC2× fo) = somma delle uscite
Cl= capacità di carico in uscita in pF
vCC= tensione di alimentazione in V
2. Per HC la condizione è VIO= GND a VCC
Per HCT la condizione è VIO= GND a VCC− 1,5 V.
PIN DESCRIZIONE
PIN N. | SIMBOLO | NOME E FUNZIONE |
1, 8, 4, 11 2, 6 3, 5 7 12, 9 13, 10 14 |
1J, 2J, 1K, 2K 1Q, 2Q 1Q, 2Q GND 1 CP, 2 CP 1R, 2R vCC |
ingressi sincroni;infradito 1 e 2 complementare le uscite flip-flop vere uscite flip-flop terra (0 V) ingresso di clock (da ALTO a BASSO, attivato dal fronte) ingressi reset asincroni (attivo LOW) tensione di alimentazione positiva |

MC68EN360EM33L IC di memoria flash NUOVO E ORIGINALE

Circuito integrato a chip di circuito integrato di circuiti integrati di circuiti integrati di circuiti integrati di circuiti integrati

74LVC2G66GD,125 NUOVO E ORIGINALE

74LVC2G66GD,125 NUOVO E ORIGINALE

74LVC2G66GD132 STOCK NUOVO E ORIGINALE

74LVT14PW, 118 NUEVO E ORIGINALE

Bit ADC DAC Clock Timing IC Chip Real Time di PCF8563T/F4,118 SOP8 8

PCA9513AD,118 Diodo a chip nuovo e originale

74AHCT373PW,112 Chip Diode Nuovo e originale

74HC259N,652 diodo a chip nuovo e originale
Immagine | parte # | Descrizione | |
---|---|---|---|
![]() |
MC68EN360EM33L IC di memoria flash NUOVO E ORIGINALE |
CPU32+ Microprocessor IC M683xx 1 Core, 32-Bit 33MHz 240-FQFP (32x32)
|
|
![]() |
Circuito integrato a chip di circuito integrato di circuiti integrati di circuiti integrati di circuiti integrati di circuiti integrati |
Inverter IC 6 Channel 14-SO
|
|
![]() |
74LVC2G66GD,125 NUOVO E ORIGINALE |
2 Circuit IC Switch 1:1 10Ohm 8-XSON (2x3)
|
|
![]() |
74LVC2G66GD,125 NUOVO E ORIGINALE |
2 Circuit IC Switch 1:1 10Ohm 8-XSON (2x3)
|
|
![]() |
74LVC2G66GD132 STOCK NUOVO E ORIGINALE |
Circuit IC Switch
|
|
![]() |
74LVT14PW, 118 NUEVO E ORIGINALE |
Inverter IC 6 Channel Schmitt Trigger 14-TSSOP
|
|
![]() |
Bit ADC DAC Clock Timing IC Chip Real Time di PCF8563T/F4,118 SOP8 8 |
Real Time Clock (RTC) IC Clock/Calendar I²C, 2-Wire Serial 8-SOIC (0.154", 3.90mm Width)
|
|
![]() |
PCA9513AD,118 Diodo a chip nuovo e originale |
Buffer, Accelerator 1 Channel 400kHz 8-SO
|
|
![]() |
74AHCT373PW,112 Chip Diode Nuovo e originale |
D-Type Transparent Latch 1 Channel 8:8 IC Tri-State 20-TSSOP
|
|
![]() |
74HC259N,652 diodo a chip nuovo e originale |
D-Type, Addressable 1 Channel 1:8 IC Standard 16-DIP
|