Invia messaggio
Casa > prodotti > chip elettronici di CI > da 50 Hz a 3,8 GHz 65 dB TruPwr? Rilevatore di chip a circuito integrato AD8362ARUZ

da 50 Hz a 3,8 GHz 65 dB TruPwr? Rilevatore di chip a circuito integrato AD8362ARUZ

fabbricante:
ANALOG DEVICES
Descrizione:
Rivelatore IC cellulare, GSM, CDMA, TDMA, TETRA 50Hz ~ 3.8GHz -52dBm ~ 8dBm ±0.5dB 16-TSSOP (0,173",
Categoria:
chip elettronici di CI
Prezzo:
negotiation
Metodo di pagamento:
T/T, Western Union, Paypal
Specifiche
feature1:
Misura/sistema di controllo completamente calibrati completi
Conversione accurata rms--CC:
50 hertz - 3,8 gigahertz
Gamma dinamica introdotta del dB >65:
dBm −52 a dBm +8 in 50 Ω
Forma d'onda ed indipendente di modulazione:
quale GSM/CDMA/TDMA
uscita di Lineare-in-decibel:
riportato in scala 50 mV/dB
Feature6:
Un errore di conformità di legge di 0,5 dB
Punto culminante:

integrated circuit ic

,

integrated circuit components

Introduzione

CARATTERISTICHE

 

Sistema completo di misurazione/controllo completamente calibrato

Conversione accurata da rms a cc da 50 Hz a 3,8 GHz

Intervallo dinamico di ingresso >65 dB: da −52 dBm a +8 dBm in 50 ΩSCHEMA A BLOCCHI FUNZIONALI

Forma d'onda e modulazione indipendenti, ad esempio

GSM/CDMA/TDMA

Uscita lineare in decibel, scalata 50 mV/dB

Errore di conformità alla legge di 0,5 dB

Tutte le funzioni temperatura e fornitura stabile

Funziona da 4,5 V a 5,5 V a 24 mA

Capacità di spegnimento a 1,3 mW

 

 

APPLICAZIONI

 

Linearizzazione/loop di controllo dell'amplificatore di potenza

Controlli di alimentazione del trasmettitore

Indicazione della potenza del segnale del trasmettitore (TSSI)

Strumentazione RF

 

 

DESCRIZIONE GENERALE

 

AD8362 è un vero rilevatore di potenza con risposta rms dotato di

un campo di misura di 65 dB.È destinato all'uso in una varietà di

sistemi di comunicazione ad alta frequenza e nella strumentazione

richiede una risposta accurata alla potenza del segnale.È facile da usare,

richiede solo una singola alimentazione di 5 V e pochi condensatori.Può

operare da frequenze arbitrariamente basse a oltre 3,8 GHz e

può accettare ingressi che hanno valori rms da 1 mV ad almeno

1 V rms, con fattori di cresta elevati, superiori ai requisiti

per la misurazione accurata dei segnali CDMA.

 

Il segnale di ingresso viene applicato a un attenuatore ladder resistivo che

comprende lo stadio di ingresso di un amplificatore a guadagno variabile (VGA).

I 12 punti di tocco vengono interpolati senza problemi utilizzando un sistema proprietario

tecnica per fornire un attenuatore continuamente variabile, che

è controllato da una tensione applicata al pin VSET.Il risultato

segnale viene applicato a un amplificatore a banda larga ad alte prestazioni.Suo

l'uscita è misurata da un'accurata cella rivelatore a legge quadratica.IL

l'output fluttuante viene quindi filtrato e confrontato con l'output

di uno squadratore identico, il cui ingresso è una tensione continua fissa applicata

al pin VGTT, di solito il riferimento accurato di 1,25 V pro-

visualizzato al pin VREF.

 

La differenza nelle uscite di queste celle di squadratura è integrata

in un amplificatore di errore ad alto guadagno, generando una tensione alla VOUT

pin con funzionalità rail-to-rail.In una modalità controller, questo basso

l'uscita del rumore può essere utilizzata per variare il guadagno della RF di un sistema host

amplificatore, bilanciando così il setpoint rispetto alla potenza in ingresso.

Facoltativamente, la tensione su VSET può essere una replica del segnale RF

modulazione di ampiezza, nel qual caso l'effetto complessivo è di

rimuovere la componente di modulazione prima del rilevamento e

passare il filtraggio.La frequenza d'angolo del filtro di media può

essere abbassato senza limiti aggiungendo un condensatore esterno al

Perno CLPF.L'AD8362 può essere utilizzato per determinare la potenza reale

di un segnale ad alta frequenza avente una bassa frequenza complessa

inviluppo di modulazione, o semplicemente come tensione rms a bassa frequenza

metro.L'angolo passa-alto generato dall'annullamento dell'offset

loop può essere abbassato da un condensatore aggiunto sul pin CHPF.

 

Utilizzato come dispositivo di misurazione della potenza, VOUT è legato a

VSET.L'uscita è quindi proporzionale al logaritmo di

valore efficace dell'ingresso.In altre parole, la lettura è presentata

direttamente in decibel ed è opportunamente scalato 1 V per decennio,

o 50 mV/dB;altre piste sono facilmente organizzabili.Nel controllore

modalità, la tensione applicata a VSET determina il livello di potenza

richiesto in ingresso per annullare lo scostamento dal setpoint.

Il buffer di uscita può fornire elevate correnti di carico.

 

AD8362 ha un consumo energetico di 1,3 mW quando alimentato

giù da un livello logico alto applicato al pin PWDN.Si accende

entro circa 20 μs alla sua corrente operativa nominale di 20 mA a

25°C.AD8362 viene fornito in un TSSOP a 16 conduttori per il funzionamento

nell'intervallo di temperatura da -40°C a +85°C.

Invii il RFQ
Di riserva:
MOQ:
5pcs