EPM7064LC68-15 programmatore di chip ic Chip IC programmabili Famiglia di dispositivi logici programmabili
programming ic chips
,programmable audio chip
Famiglia di dispositivi logici programmabili MAX 7000
Caratteristiche
■ Dispositivi logici programmabili (PLD) basati su EEPROM ad alte prestazioni basati sull'architettura MAX® di seconda generazione
■ Programmabilità in-system (ISP) a 5,0 V tramite il protocollo IEEE Std.1149.1 Interfaccia JTAG (Joint Test Action Group) disponibile nei dispositivi MAX 7000S – Circuiti ISP compatibili con IEEE Std.1532
■ Include dispositivi MAX 7000 da 5,0 V e dispositivi MAX 7000S basati su ISP da 5,0 V
■ Circuiti BST (boundary-scan test) JTAG integrati nei dispositivi MAX7000S con 128 o più macrocelle
■ Famiglia EPLD completa con densità logiche comprese tra 600 e 5.000 gate utilizzabili
■ Ritardi logici pin-to-pin di 5 ns con frequenze di conteggio fino a 175,4 MHz (compresa l'interconnessione)
■ Disponibilità di dispositivi compatibili con PCI
■ Opzione di uscita open-drain nei dispositivi MAX 7000S
■ Infradito a macrocelle programmabili con controlli individuali di cancellazione, preimpostazione, clock e abilitazione clock
■ Modalità di risparmio energetico programmabile per una riduzione di oltre il 50% in ogni macrocella
■ Distribuzione dei termini di prodotto dell'espansore configurabile, che consente fino a 32 termini di prodotto per macrocella
■ Da 44 a 208 pin disponibili in portachip in plastica J-lead (PLCC), array pin-grid in ceramica (PGA), pacchetto quad flat in plastica (PQFP), pacchetto power quad flat (RQFP) e pacchetto quad flat sottile da 1,0 mm (TQFP).
■ Bit di sicurezza programmabile per la protezione di progetti proprietari
■ Funzionamento a 3,3 V o 5,0 V
– Funzionamento dell'interfaccia I/O MultiVoltTM, che consente ai dispositivi di interfacciarsi con dispositivi a 3,3 V o 5,0 V (il funzionamento I/O MultiVolt non è disponibile nei pacchetti a 44 pin)
– Pin compatibile con dispositivi MAX 7000A e MAX 7000B a bassa tensione
■ Funzioni avanzate disponibili nei dispositivi MAX 7000E e MAX 7000S
– Segnali di abilitazione dell'uscita guidata da sei pin o dalla logica
– Due segnali di clock globali con inversione opzionale
– Risorse di interconnessione migliorate per una migliore instradabilità
– Tempi di configurazione dell'ingresso rapidi forniti da un percorso dedicato dal pin I/O ai registri della macrocella
– Controllo della velocità di variazione dell'uscita programmabile
■ Supporto per la progettazione del software e posizionamento e instradamento automatici forniti dal sistema di sviluppo Altera per PC basati su Windows e Sun SPARCstation e workstation HP serie 9000 700/800
■ Ulteriori elementi di progettazione e supporto per la simulazione forniti da file netlist EDIF 2 0 0 e 3 0 0, libreria di moduli parametrizzati (LPM), Verilog HDL, VHDL e altre interfacce per strumenti EDA popolari di produttori come Cadence, Exemplar Logic, Mentor Grafica, OrCAD, Synopsys e VeriBest
■ Supporto alla programmazione
– L'unità di programmazione principale (MPU) di Altera e l'hardware di programmazione di produttori terzi programmano tutti i dispositivi MAX 7000
– Il cavo di download seriale BitBlasterTM, il cavo di download della porta parallela ByteBlasterMVTM e il cavo di download del programma USB (USB) seriale/universal serial MasterBlasterTM Dispositivi MAX 7000S
descrizione funzionale
L'architettura MAX 7000 include i seguenti elementi:
■ Blocchi matrice logica
■ Macrocelle
■ Termini del prodotto Expander (condivisibili e paralleli)
■ Array di interconnessione programmabile
■ Blocchi di controllo I/O
L'architettura MAX 7000 include quattro ingressi dedicati che possono essere utilizzati come ingressi generici o come segnali di controllo globali ad alta velocità (clock, clear e due segnali di abilitazione uscita) per ciascuna macrocella e pin I/O.La Figura 1 mostra l'architettura dei dispositivi EPM7032, EPM7064 e EPM7096.
Figura 1. Diagramma a blocchi del dispositivo EPM7032, EPM7064 e EPM7096
La Figura 2 mostra l'architettura dei dispositivi MAX 7000E e MAX 7000S
Figura 2. Diagramma a blocchi del dispositivo MAX 7000E e MAX 7000S
Valori nominali massimi assoluti del dispositivo MAX 7000 da 5,0 V
Simbolo | Parametro | Condizioni | min | Massimo | Unità |
vCC | Tensione di alimentazione | Rispetto al suolo(1) | –2.0 | 7.0 | v |
vIO | Tensione di ingresso CC | –2.0 | 7.0 | v | |
IOFUORI | Corrente di uscita CC, per pin | -25 | 25 | mA | |
TSTG | Temperatura di conservazione | Nessun pregiudizio | -65 | 150 | °C |
TAMB | Temperatura ambiente | Sotto pregiudizio | -65 | 135 | °C |
TJ | Temperatura di giunzione | Pacchetti in ceramica, sotto sbieco | 150 | °C | |
Pacchetti PQFP e RQFP, sotto bias | 135 | °C |
Nota:
(1) La tensione di ingresso CC minima sui pin I/O è –0,5 V e sui 4 pin di ingresso dedicati è –0,3 V. Durante le transizioni, gli ingressi possono scendere a –2,0 V o superare a 7,0 V per correnti di ingresso inferiori a 100 mA e periodi inferiori a 20 ns.
Offerta di azioni (vendita a caldo)
Parte n. | Qtà | MFG | CC | Pacchetto |
PCF8570T/F5 | 12920 | FILIPPI | 15+ | SOP |
PIC16F818-I/SO | 4968 | MICROCHIP | 16+ | SOP |
MAX1472AKA+ | 5400 | MASSIMA | 16+ | SOT |
CS5460A-BSZ | 5500 | CIRRO | 15+ | SSOP-24 |
MCIMX535DVV1C | 870 | SCALA LIBERA | 11+ | BGA |
MOC3020M | 10000 | FSC | 13+ | IMMERSIONE |
MOC3083SR2M | 5602 | FSC | 16+ | SOP |
MGP20N40CL | 6262 | SU | 14+ | A-220 |
PIC16F818-I/P | 4973 | MICROCHIP | 14+ | IMMERSIONE |
NC7SP125P5X | 10000 | BAMBINO GIUSTO | 16+ | SC70-5 |
OPA2251UA/2K5 | 6720 | TI | 14+ | SOP |
N80C31BH | 5120 | INTEL | 15+ | PLCC |
LM2622MMX-ADJ | 4601 | NSC | 11+ | MSOP-8 |
ZXLD1360ET5TA | 12000 | ZETEX | 15+ | SOT23-5 |
L9826 | 3202 | ST | 14+ | SOP20 |
LP2986IMX-5.0 | 3583 | NSC | 14+ | SOP-8 |
MMBD914LT1G | 20000 | SU | 16+ | SOT-23 |
OPA4131NJ | 7620 | TI | 14+ | SOP-14 |
LPS3010-103MLC | 4509 | COILCRAF | 14+ | SMD |
N80C152JA-1 | 4800 | INTEL | 16+ | PLCC |
MC56F8257VLR | 3592 | SCALA LIBERA | 15+ | LQFP |
Immagine | parte # | Descrizione | |
---|---|---|---|
Livello della metropolitana 3 MSL di Pin PLCC del driver DMOS 5V 44 del motore passo a passo di potere di A3977SEDTR |
Bipolar Motor Driver DMOS Logic 44-PLCC (16.59x16.59)
|