Microcontroller del chip EZ-USB FX2LP USB del circuito integrato di CY7C68013A-100AXC
electronic integrated circuit
,digital integrated circuits
CY7C68013A/CY7C68014A
CY7C68015A/CY7C68016A
Microcontroller di EZ-USB FX2LP™ USB
1,0 caratteristiche (CY7C68013A/14A/15A/16A)
• Alta velocità di USB 2.0-USB-IF certificata (TID # 40440111)
• Ricetrasmettitore integrato monochip di USB 2.0, SIE astuto e microprocessore migliorato 8051
• Misura, forma e funzione compatibili con il FX2
— Pin-compatibile
— Oggetto-codice-compatibile
— Funzionale-compatibile (FX2LP è un sovrainsieme)
• Potere ultrabasso: ICC non non più di 85 mA in qualsiasi modo
— Ideale per il bus e le applicazioni a pile
• Software: 8051 funzionamento di codice da:
— RAM interno, che è scaricato via USB
— RAM interno, che è caricato da EEPROM
— Dispositivo di memoria esterno (un pacchetto di 128 perni)
• 16 kbyte del codice del su chip/dei dati RAM
• Quattro punti finali programmabili di BULK/INTERRUPT/ISOCHRONOUS
— Opzioni attenuanti: doppio, triplo e quadrato
• (BULK/INTERRUPT) un punto finale programmabile supplementare di 64 byte
• 8 interfaccia di dati di esterno di 16 bit o -
• Generazione standard di CEE di media astuti
• GPIF (interfaccia programmabile generale)
— Permette il collegamento diretto alla maggior parte della interfaccia parallela
— Descrittori programmabili di forma d'onda e registri di configurazione per definire le forme d'onda
— I supporti multipli aspettano gli input (RDY) e le uscite di controllo (CTL)
• Integrato, lo standard industriale ha migliorato 8051
— operazione del CPU 48-MHz, 24-MHz, o 12-MHz
— Quattro orologi per ciclo di istruzione
— Due USARTS
— Tre contatore/temporizzatori
— Sistema di interruzione ampliato
— Due puntatori di dati
• operazione 3.3V con gli input tolleranti 5V
• Interruzioni Vectored di USB ed interruzioni di GPIF/FIFO
• Buffer separati per le parti di dati e di messa a punto di trasferimento di CONTROLLO
• Il regolatore integratodi I2 C, funziona a 100 o 400 chilocicli
• FIFOs integrato quattro
— Costo logica della colla e di sistema più basso integrati di FIFOs
— Conversione automatica a e dai bus di 16 bit
— Operazione dello schiavo o matrice
— Usa l'orologio esterno o gli stroboscopi asincroni
— Interfaccia facile ad ASIC e a DSP CI
1,1 caratteristiche (CY7C68013A/14A soli)
• CY7C68014A: Ideale per le applicazioni a pile
— Sospenda corrente: 100 µA (tipo)
• CY7C68013A: L'ideale per la non batteria ha alimentato le applicazioni
— Sospenda corrente: 300 µA (tipo)
• Disponibile in quattro pacchetti senza piombo con fino a 40 GPIOs
— 128 perno TQFP (40 GPIOs), 100 perno TQFP (40 GPIOs), 56 perno QFN (24 GPIOs) e 56 perno SSOP (24 GPIOs)
1,2 caratteristiche (CY7C68015A/16A soli)
• CY7C68016A: Ideale per le applicazioni a pile
— Sospenda corrente: 100 µA (tipo)
• CY7C68015A: L'ideale per la non batteria ha alimentato le applicazioni
— Sospenda corrente: 300 µA (tipo)
• Disponibile in 56 pacchetto senza piombo del perno QFN (26 GPIOs)
— 2 nuovo GPIOs che CY7C68013A/14A permettendo alle caratteristiche supplementari nella stessa orma
EZ-USB FX2LPTM (CY7C68013A/14A) di Cypress Semiconductor Corporation (Cypress) è una versione a bassa potenza del EZ-USB FX2TM (CY7C68013), che è altamente integrata, microcontroller a bassa potenza di USB 2.0. Integrando il ricetrasmettitore di USB 2.0, il motore dell'interfaccia seriale (SIE), il microcontroller migliorato 8051 e un'interfaccia periferica programmabile in un singolo chip, Cypress ha creato una soluzione molto redditizia che fornisce i vantaggi superiori di time to market potere basso di permettere al bus ha alimentato le applicazioni.
L'architettura ingegnosa dei risultati di FX2LP nei velocità di trasmissione, di oltre 53 MBYTE al secondo, la larghezza di banda massima permessa di USB 2.0, mentre ancora facendo uso di un microcontroller a basso costo 8051 in un pacchetto piccolo come 56 QFN. Poiché incorpora il ricetrasmettitore di USB 2.0, il FX2LP è più economico, fornendo una più piccola soluzione di orma che l'USB 2.0 SIE o le implementazioni esterne del ricetrasmettitore. Con EZ-USB FX2LP, le maniglie di Cypress Smart SIE più di USB 1,1 e protocollo 2,0 in hardware, liberando il microcontroller incastonato per le funzioni caratteristiche dell'applicazione e facendo diminuire tempo di sviluppo di assicurare compatibilità di USB.
L'interfaccia programmabile generale (GPIF) e Endpoint master/slave FIFO (8 canali omnibus di dati di 16 bit o -) fornisce un'interfaccia facile e glueless alle interfacce popolari quali ATA, UTOPIA, il EPP, PCMCIA e la maggior parte del DSP/processors.
Il FX2LP disegna considerevolmente meno corrente che il FX2 (CY7C68013), ha il doppi codice del su chip/dati RAM ed è misura, forma e funzione compatibili con il 56-, i 100- e i 128 - perno FX2.
Quattro pacchetti sono definiti per la famiglia: 56 SSOP, 56 QFN, 100 TQFP e 128 TQFP.
2,0 applicazioni
• Videoregistratore portatile
• Conversione di MPEG/TV
• Modem di DSL
• Interfaccia di ATA
• Lettori della scheda di memoria
• Dispositivi di conversione dell'eredità
• Macchine fotografiche
• Analizzatori
• PNA domestico
• Lan senza fili
• Lettori MP3
• Rete
Valutazioni massime assolute
Temperatura di stoccaggio ........................................................................................... – 65°C a +150°C
Temperatura ambiente con .................................................................. 0°C fornito potere a +70°C
Tensione di rifornimento per frantumare potenziale ........................................................................... – 0.5V a +4.0V
La CC la tensione in ingresso a tutto il Pin introdotto ........................................................................................... 5.25V
Tensione di CC applicata alle uscite in alta st di Z ...................................................... – 0.5V a VCC + 0.5V
Dissipazione di potere ................................................................................................................ 300 Mw
Tensione di scarica statica ..................................................................................................... > 2000V
Max Output Current, per porto dell'ingresso/uscita ............................................................................................ 10 mA
Max Output Current, tutti e cinque i porti dell'ingresso/uscita (128 del perno 100 e - pacchetti) ........................................ 50 mA
Condizioni di gestione
TUM (temperatura ambiente nell'ambito di polarizzazione) ....................................................................... 0°C a +70°C
Tensione di rifornimento ...................................................................................................... +3.15V a +3.45V
............................................................................................................................ A terra di tensione 0V
FOSC (oscillatore o Crystal Frequency) ................................................................ 24 megahertz di ± 100 PPM
Il ............................................................................................................................... parallelizza sonoro
Schema a blocchi
AOZ1021AI Chip IC elettronico NUOVO E ORIGINALE
AOZ1210AI Chip IC elettronico NUOVO E ORIGINALE
TNY274GN STOCK NUOVO E ORIGINALE
Immagine | parte # | Descrizione | |
---|---|---|---|
AOZ1021AI Chip IC elettronico NUOVO E ORIGINALE |
Buck Switching Regulator IC Positive Adjustable 0.8V 1 Output 3A 8-SOIC (0.154", 3.90mm Width)
|
||
AOZ1210AI Chip IC elettronico NUOVO E ORIGINALE |
Buck Switching Regulator IC Positive Adjustable 0.8V 1 Output 2A 8-SOIC (0.154", 3.90mm Width)
|
||
TNY274GN STOCK NUOVO E ORIGINALE |
Converter Offline Flyback Topology 132kHz SMD-8C
|