Nuovo & bus originale EEPROM di serie 25LC512-I/P di 512 Kbit SPI
small scale integrated circuits
,integrated components
Bus EEPROM di serie di 512 Kbit SPI
Tabella di selezione del dispositivo
Numero del pezzo VCC gamma Dimensione di pagina Impiegati. Gamme Pacchetti |
25LC512 2.5-5.5V Byte 128 I, E P, SN, MP, MF |
Caratteristiche:
• 20 megahertz di velocità di clock massima
• Il byte e livelli della pagina scrivono le operazioni:
- pagina 128-byte
- un massimo di 5 spettrografie di massa.
- Nessuna pagina o settore cancella richiesto
• Tecnologia CMOS a bassa potenza:
- Max. Write Current: 5 mA a 5.5V, 20 megahertz
- Corrente colto: 10 mA a 5.5V, 20 megahertz
- Corrente standby: 1μA a 2.5V (powerdown profondo)
• Firma elettronica per l'identificazione del dispositivo
• Auto-cronometrato cancelli e scriva i cicli:
- La pagina cancella (spettrografia di massa 5, tipiche)
- Il settore cancella (10 ms/sector, tipici)
- La massa cancella (spettrografia di massa 10, tipiche)
• Il settore scrive la protezione (byte 16K/settore):
- Non ne protegga, 1/4, 1/2 o tutta la matrice
• L'accessorio scrive la protezione:
- Acceso/fuori dai circuiti di protezione dei dati
- Write permettere al fermo
- Protegga da scrittura il perno
• Alta affidabilità:
- Resistenza: 1 milione cancella/per scrivere i cicli
- Conservazione di dati: anni >200
- Protezione di ESD: >4000V
• Le gamme di temperature hanno sostenuto:
- (i) industriale: -40°C a +85°C
- Automobilistico (E): -40°C a +125°C
• senza Pb e RoHS compiacenti
Pin Function Table
Nome | Funzione |
CS | Chip Select Input |
COSÌ | Di serie emissione dei dati |
WP | Protegga da scrittura |
VSS | Terra |
SI | Di serie immissione dei dati |
SCK | Input di orologio di serie |
TENUTA | Input della tenuta |
VCC | Tensione di rifornimento |
Descrizione:
Il Microchip la Technology Inc. 25LC512 è 512 una memoria di serie di Kbit EEPROM con delle le funzioni di serie livelle del byte e livelle della pagina di EEPROM. Inoltre caratterizza la pagina, settore ed il chip cancella le funzioni connesse tipicamente con ai i prodotti basati a flash. Queste funzioni non sono richieste per il byte o la pagina scrive le operazioni. La memoria è raggiunta tramite bus seriale compatibile periferico di serie semplice dell'interfaccia (SPI). I segnali del bus richiesti sono un input di orologio (SCK) più i dati separati in (SI) e di dati le linee fuori (COSÌ). Access al dispositivo è controllato da un input di Chip Select (CS).
La comunicazione al dispositivo può essere fatta una pausa tramite perno della tenuta (TENUTA). Mentre il dispositivo è fatto una pausa, le transizioni sui suoi input saranno trascurate, ad eccezione di Chip Select, permettendo che l'ospite assista le interruzioni più prioritarie.
Il 25LC512 è disponibile in imballaggi di serie compreso 8 cavo PDIP, SOIC ed ha avanzato 8 il pacchetto del cavo DFN. Tutti i pacchetti sono senza Pb e RoHS compiacenti.
Tipi del pacchetto (non riportare in scala)
Valutazioni massime assolute (†)
VCC ...................................................................................................................................................... 6.5V
Tutti gli input ed uscite w.r.t. VSS ................................................................................. -0.6V VCC a +1.0V
Temperatura di stoccaggio .......................................................................................................... - 65°C a 150°C
Temperatura ambiente nell'ambito di polarizzazione ......................................................................................... - 40°C a 125°C
Protezione di ESD su tutti i perni ..................................................................................................................... 4 chilovolt
AVVISO del †: Gli sforzi sopra quelli elencati nell'ambito «delle valutazioni massime assolute» possono danneggiare permanente il dispositivo. Ciò è una valutazione di sforzo soltanto e l'operazione funzionale del dispositivo a quelle o di alcuni altri termini sopra quelle indicate negli elenchi operativi di questa specificazione non è implicata. L'esposizione ai termini di valutazione di massimo per un periodo esteso può colpire l'affidabilità del dispositivo.
Principi di funzionamento
Il 25LC512 è i 65.536 EEPROM byte-seriali destinati per collegare mediante interfaccia direttamente al porto di serie dell'interfaccia periferica (SPI) di molte di odierne famiglie popolari del microcontroller, compreso i microcontroller del PICTURE® del microchip. Può anche collegare mediante interfaccia ai microcontroller che non hanno un porto incorporato di SPI usando le linee discrete dell'ingresso/uscita programmate correttamente in firmware per abbinare il protocollo di SPI.
Il 25LC512 contiene un registro di istruzione di 8 bit. Il dispositivo è raggiunto tramite perno di SI, con i dati che sono cronometrati dentro sul bordo in aumento di SCK. Il perno del CS deve essere basso ed il perno della TENUTA deve essere alto per l'intera operazione.
SCHEMA A BLOCCHI

Memoria flash NUOVE ED AZIONE ORIGINALI di IC di CPC5622A

SP706REN-L/TR Circuiti integrati elettronici Ics chip micro processori a bassa potenza Circuiti di controllo

ISD2590P Chip per circuiti integrati elettronici Dispositivi di registrazione vocale / riproduzione a singolo chip

Singolo trasmettitore di SP3485CN-L/TR 3.3V 10Mbps SOIC8

74HCT245D circuito integrato Chip Transceiver Non Inverting 1 bit dell'elemento 8

Modulo del decodificatore di MT8870 DTMF, modulo di composizione del decodificatore di controllo del telefono audio

NUOVE ED AZIONE ORIGINALI DI CS4345-CZZR

P80C32X2BA 80C51 Chips IC programmabili, circuiti IC digitali comuni della famiglia dei microcontrollori a 8 bit

THC63LVD104C STOCK NUOVO E ORIGINALE
