Invia messaggio
Casa > prodotti > Chip di IC di memoria flash > REGISTRO A SCORRIMENTO di 8 BIT di LOGICA di POTERE del chip del circuito integrato di TPIC6595N

REGISTRO A SCORRIMENTO di 8 BIT di LOGICA di POTERE del chip del circuito integrato di TPIC6595N

Categoria:
Chip di IC di memoria flash
Prezzo:
Negotiate
Metodo di pagamento:
T/T, Western Union, Paypal
Specifiche
Tensione di rifornimento di logica, VCC (vedi non notano ETICHETTA):
7 V
Gamma di tensione in ingresso di logica, VI:
– 0,3 V - 7 V
Tensione di scolo--fonte di potere DMOS, VDS (vedi la nota NESSUN'ETICHETTA):
45 V
Corrente di anodo continua del diodo dello fonte-scolo:
1 A
Corrente di anodo pulsata del diodo dello fonte-scolo:
2 A
Punto culminante:

chip in electronics

,

small scale integrated circuits

Introduzione

REGISTRO A SCORRIMENTO DI 8 BIT DI LOGICA DI POTERE


RDS basso (sopra). Ω 1,3

►Energia tipica della valanga. 75 mJ

►Otto uscite del transistor di potere DMOS di 250-mA

►Corrente continua

►1.5-A ha pulsato corrente per

►Tensione del morsetto dell'uscita dell'uscita a 45 V

►I dispositivi sono Cascadable

►Basso consumo energetico

descrizione

Il TPIC6595 è un registro a scorrimento monolitico, ad alta tensione, a corrente forte di 8 bit di potere progettato per uso nei sistemi che richiedono il potere relativamente alto del carico. Il dispositivo contiene un livellatore della tensione incorporato sulle uscite per la protezione transitoria induttiva. Le applicazioni del driver di potere comprendono i relè, i solenoidi ed altri carichi medium-correnti o ad alta tensione.

Questo dispositivo contiene un 8 bit di serie-in, registro a scorrimento parallelo-fuori che alimenta ad un 8 bit il registro di stoccaggio D tipo. Trasferimenti di dati tramite sia lo spostamento che i registri di stoccaggio sul bordo in aumento dell'orologio del spostamento-registro (SRCK) e dell'orologio del registro (RCK) rispettivamente. I dati di trasferimenti del registro di stoccaggio all'amplificatore di uscita quando lo shiftregister elimina (SRCLR) sono alti. Quando SRCLR è basso, il registro a scorrimento dell'input è rimosso. Quando l'uscita permette a (G) è giudicato alto, tutti i dati negli amplificatori di uscita sono tenuti in basso e tutte le uscite dello scolo sono disinserite. Quando il G è giudicato basso, i dati dal registro di stoccaggio sono trasparenti agli amplificatori di uscita. L'uscita di serie (SER FUORI) tiene conto la procedura in sequenza dei dati dal registro a scorrimento ai dispositivi supplementari.

Le uscite sono la capacità corrente dello aperto scolo e lata basso DMOS dei transistor con le valutazioni dell'uscita di 45 V e del lavandino continuo 250-mA. Quando i dati negli amplificatori di uscita sono bassi, le uscite del DMOS-transistor sono disinserite. Quando i dati sono alti, le uscite del DMOS-transistor hanno capacità corrente del lavandino

I perni separati di messa a terra del livello logico e di potere sono forniti per facilitare la flessibilità di sistema massima. I pin 1, 10, 11 e 20 internamente sono collegati ed ogni perno devono esternamente essere collegati alla terra della centrale elettrica per minimizzare l'induttanza parassitaria. Un collegamento unico fra il pin 19, la terra di logica (LGND) ed i pin 1, 10, 11 e 20, i motivi di potere (PGND), deve esternamente essere fatto in un modo che riduce la diafonia fra la logica ed i circuiti del carico.

Il TPIC6595 è caratterizzato per l'operazione sopra la gamma di temperature di funzionamento di caso – di 40°C a 125°C

disegno schematico degli input e delle uscite

Invii il RFQ
Di riserva:
MOQ:
20